參數(shù)資料
型號(hào): MT9072
廠商: Zarlink Semiconductor Inc.
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁(yè)數(shù): 20/275頁(yè)
文件大?。?/td> 3738K
代理商: MT9072
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)當(dāng)前第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)
MT9072
Data Sheet
List of Tables
20
Zarlink Semiconductor Inc.
Table 147 - CAS Control and Data Register (R/W Address Y05) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 177
Table 148 - HDLC & CCS ST-BUS Control Register (R/W Address Y06) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . 178
Table 149 - CCS to ST-BUS CSTi and CSTo Map Control Register (R/W Address Y07) (E1) . . . . . . . . . . . . . . 179
Table 150 - DataLink Control Register (R/W Address Y08) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 180
Table 151 - Receive Idle Code Register(Y09) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 181
Table 152 - Transmit Idle Code Register(Y0A) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 181
Table 153 - Synchronization & CRC-4 Remote Status (R Address Y10) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 182
Table 154 - CRC-4 Timers & CRC-4 Local Status (R Address Y11) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
Table 155 - Alarms & Multiframe Signaling (MAS) Status (R Address Y12) (E1). . . . . . . . . . . . . . . . . . . . . . . . . 185
Table 156 - Non-Frame Alignment (NFAS) Signal and Frame Alignment Signal (FAS) Status
(R Address Y13) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 186
Table 157 - Phase Indicator Status (R Address Y14) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 187
Table 158 - PRBS Error Counter & PRBS CRC-4 Counter (R/W Address Y15) (E1) . . . . . . . . . . . . . . . . . . . . . 187
Table 159 - Loss of Basic Frame Synchronization Counter with Auto Clear (R/W Address Y16) (E1) . . . . . . . . 188
Table 160 - E-bit Error Counter (R/W Address Y17) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
Table 161 - Bipolar Violation (BPV) Error Counter (R/W Address Y18) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
Table 162 - CRC-4 Error Counter (R/W Address Y19) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
Table 163 - Frame Alignment Signal (FAS) Bit Error Counter & FAS Error Counter (R/W Address Y1A) (E1) . . 190
Table 164 - Transmit Byte Counter Position and HDLC Test Status(Y1C) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . 190
Table 165 - HDLC Status Register(Y1D) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 191
Table 166 - HDLC Receive CRC(Y1E) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 191
Table 167 - HDLC Receive FIFO(Y1F) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 191
Table 168 - HDLC Status Latch(Y23) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 192
Table 169 - Sync, CRC-4 Remote, Alarms, MAS and Phase Latched Status Register (Address Y24) (E1) . . . . 192
Table 170 - Counter Indication and Counter Overflow Latched Status Register (Address Y25) (E1) . . . . . . . . . 194
Table 171 - CAS, National, CRC-4 Local and Timer Latched Status Register (Address Y26) (E1). . . . . . . . . . . 195
Table 172 - Performance Persistent Latched Status Register (Address Y27) (E1) . . . . . . . . . . . . . . . . . . . . . . . 196
Table 173 - E-Bit Error Count Latch (R Address Y28) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 197
Table 174 - Bipolar Violation (BPV) Error Count Latch (R/W Address Y29) (E1). . . . . . . . . . . . . . . . . . . . . . . . . 197
Table 175 - CRC-4 Error Count Latch (R/W Address Y2A) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
Table 176 - Frame Alignment Signal (FAS) Error Count Latch (R/W Address Y2B) (E1) . . . . . . . . . . . . . . . . . . 198
Table 177 - HDLC Interrupt Status Register(Y33) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
Table 178 - Sync, CRC-4 Remote, Alarms, MAS and Phase Interrupt Status Register (Address Y34) (E1). . . . 200
Table 179 - Counter Indication and Counter Overflow Interrupt Status Register (Address Y35) (E1) . . . . . . . . . 201
Table 180 - CAS, National, CRC-4 Local and Timer Interrupt Status Register (Address Y36) (E1) . . . . . . . . . . 203
Table 181 - HDLC Interrupt Mask Register (Address Y43) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 205
Table 182 - Sync (Sync, CRC-4 Remote, Alarms, MAS and Phase) Interrupt Mask Register (Address Y44) (E1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .205
Table 183 - Counter (Counter Indication and Counter Overflow) Interrupt Mask Register (Address Y45) (E1). . 207
Table 184 - National (CAS, National, CRC-4 Local and Timers) Interrupt Mask Register (Address Y46) (E1) . . 209
Table 185 - Channel n, Transmit CAS Data Register (Address Y51-Y6F) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . 210
Table 186 - Channel n, Receive CAS Data Register (Address Y71-Y8F) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 211
Table 187 - Timeslot (TS) n (n = 0 to 31) Control Register (Address Y90 (TS0) to YAF(TS31)) (E1) . . . . . . . . . 211
Table 188 - Transmit National Bits (Sa4 - Sa8) TNn (n = 0 to 4) Data Register
(R/W Address YB0 to YB4) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 213
Table 189 - Receive National Bits (Sa4 - Sa8) RNn
(n = 0 to 4) Data Register (R/W Address YC0 to YC4) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 213
Table 190 - HDLC Control1(YF2) (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
Table 191 - HDLC Test Control(YF3) (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 215
相關(guān)PDF資料
PDF描述
MT9072AB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AV Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch
MT90820AL Large Digital Switch
MT90820AL1 Large Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT9072AB 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays
MT9072AV2 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 220BGA - Trays
MT90732 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)
MT90732AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:CMOS E2/E3 Framer (E2/E3F)