<big id="eljg9"><th id="eljg9"><input id="eljg9"></input></th></big>
  • <label id="eljg9"></label>
    <pre id="eljg9"><span id="eljg9"></span></pre>
  • 參數(shù)資料
    型號(hào): PSD4235F1V-A-15B81
    廠商: 意法半導(dǎo)體
    英文描述: Flash In-System-Programmable Peripherals for 16-Bit MCUs
    中文描述: Flash在系統(tǒng)可編程外設(shè)的16位微控制器
    文件頁數(shù): 78/93頁
    文件大?。?/td> 503K
    代理商: PSD4235F1V-A-15B81
    Preliminary Information
    PSD4000 Series
    75
    -90
    -12
    Turbo
    Off
    Symbol
    Parameter
    Conditions
    Min
    Max
    Min
    Max
    Unit
    t
    LVLX
    t
    AVLX
    t
    LXAX
    t
    AVQV
    t
    SLQV
    ALE or AS Pulse Width
    22
    24
    ns
    Address Setup Time
    (Note 3)
    7
    9
    ns
    Address Hold Time
    (Note 3)
    8
    10
    ns
    Address Valid to Data Valid
    (Note 3)
    90
    120
    Add 20**
    ns
    CS Valid to Data Valid
    90
    120
    ns
    RD to Data Valid
    (Note 5)
    35
    35
    ns
    t
    RLQV
    RD or PSEN to Data Valid,
    80C51XA Mode
    (Note 2)
    45
    48
    ns
    t
    RHQX
    t
    RLRH
    t
    RHQZ
    t
    EHEL
    t
    THEH
    t
    ELTL
    RD Data Hold Time
    (Note 1)
    0
    0
    ns
    RD Pulse Width
    (Note 1)
    36
    40
    ns
    RD to Data High-Z
    (Note 1)
    38
    40
    ns
    E Pulse Width
    38
    42
    ns
    R/W Setup Time to Enable
    10
    16
    ns
    R/W Hold Time After Enable
    0
    0
    ns
    t
    AVPV
    Address Input Valid to
    Address Output Delay
    (Note 4)
    30
    35
    ns
    Read Timing
    (3.0 V to 3.6 V Versions)
    Microcontroller Interface – PSD4000 AC/DC Parameters
    (3.0 V to 3.6 V Versions)
    NOTES:
    1. RD timing has the same timing as DS, LDS, UDS, and PSEN signals.
    2. RD and PSEN have the same timing for 80C51XA.
    3. Any input used to select an internal PSD4135G2V function.
    4. In multiplexed mode latched address generated from ADIO delay to address output on any Port.
    5. RD timing has the same timing as DS, LDS, and UDS signals.
    相關(guān)PDF資料
    PDF描述
    PSD4235F1V-A-15B81I Tantalum Capacitor; Capacitance:100uF; Capacitance Tolerance:+/- 10 %; Working Voltage, DC:6V; Package/Case:7343-31; Terminal Type:PCB SMT; ESR:0.8ohm; Leaded Process Compatible:Yes; Peak Reflow Compatible (260 C):Yes; Series:T496
    PSD4235F1V-A-15J Flash In-System-Programmable Peripherals for 16-Bit MCUs
    PSD4235F1V-A-15JI Flash In-System-Programmable Peripherals for 16-Bit MCUs
    PSD4235F1V-A-15M Tantalum Capacitor; Capacitance:100uF; Capacitance Tolerance:+/- 10 %; Working Voltage, DC:10V; Package/Case:7343-31; Terminal Type:PCB SMT; ESR:0.7ohm; Leaded Process Compatible:Yes; Peak Reflow Compatible (260 C):Yes; Series:T496
    PSD4235F1V-A-15MI Flash In-System-Programmable Peripherals for 16-Bit MCUs
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD4235G2-70U 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 4M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
    PSD4235G2-90U 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD4235G2-90UI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD4235G2V-12UI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 4M 120ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD4235G2V-90U 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100